TP 1 Modul 2




1. Kondisi
[Kembali]

Buatlah rangkaian J-K flip flop dan D flip flop seperti pada gambar pada percobaan 1 dengan ketentuan input B0=1, B1=1, B2=1, B3=clock, B4=0, B5=don’t care, B6=0

2. Gambar [Kembali]




3. Video [Kembali]




4. Prinsip [Kembali]

Pertama untuk J-K flip flop. Pada rangakaian yang ada, untuk kaki R dan S terhubung pada input B1 dan B0, yang mana keduanya bernilai 1. Untuk mengaktifkan R dan S pada J-K flip flop adalah aktif LOW, sehingga aktif saat diberikan logika 0. Namun, karena sesuai kondisi diminta untuk berlogika 1, maka Untuk set dan resetnya tidak aktif. Sehingga output Q dan Q not dipengaruhi oleh input J-K. Pda kaki J terhubung B2 yang berlogika 1 dan untuk K terhubung input B4 berlogika 0. Pada B3 terhubung clock yang berfungsi untuk mempengaruhi output yang berubah atau tidak. Berdasarkan tabel kebenaran untuk J-K flip flop, jika J=1 K=0, maka output Q=1 dan Q not= 0. Hal ini sesuai dengan yang terjadi pada rangkaian.

Kedua untuk D flip flop. Pada rangkaian untuk kaki R dan S terhubung pada input B1 dan B0, yang mana keduanya bernilai 1. Untuk mengaktifkan R dan S pada D flip flop adalah aktif LOW, sehingga aktif saat diberikan logika 0. Namun, karena sesuai kondisi diminta untuk berlogika 1, maka Untuk set dan resetnya tidak aktif. Sehingga nilai input D yang berpengaruh pada keluaran Q dan Qnot. Pada B=don't care atau terserah dan B6= 0. Karena B6 bernilai 0, sehingga nilai keluaran tidak berubah, meskipun input D berlogika 0 ataupun 1. Dapat dilihat pada percobaan, output Q=0 dan Qnot=1. 

5. Link [Kembali]

Tidak ada komentar:

Posting Komentar

  BAHAN PRESENTASI MATA KULIAH ELEKTRONIKA OLEH: Suci Maretta Salim 2010951002 Dosen Pengampu: Darwison, M.T. 2020/2021 Referensi: a. Darwis...